Location:
Search - IDT7132
Search list
Description: AT89C52扩展外部双口RAM(IDT7132),在Keil C51环境下测试,和一般的RAM使用方法相当!用串口调试助手观看测试结果-AT89C52 expand external dual-port RAM (IDT7132) Keil C51 in the test environment, and the general use of RAM is! Help with serial debugging watched test results
Platform: |
Size: 1077 |
Author: 陈桂辉 |
Hits:
Description: 基于51单片机的双口RAMIDT7131的驱动程序
Platform: |
Size: 4673 |
Author: 胡玉贵 |
Hits:
Description: 编译通过的两块单片机读写双口RAM7132的原程序!供大家参考!-compiled by the two dual-port MCU literacy RAM7132 the original program! For your reference!
Platform: |
Size: 11264 |
Author: 帅冲 |
Hits:
Description: 主要是用于电力系统模拟发送报文的软件,可发自定义的报文。-is mainly for power system simulation of the packet software, from the definition of the message.
Platform: |
Size: 100352 |
Author: zmouse |
Hits:
Description: AT89C52扩展外部双口RAM(IDT7132),在Keil C51环境下测试,和一般的RAM使用方法相当!用串口调试助手观看测试结果-AT89C52 expand external dual-port RAM (IDT7132) Keil C51 in the test environment, and the general use of RAM is! Help with serial debugging watched test results
Platform: |
Size: 1024 |
Author: 陈桂辉 |
Hits:
Description: 基于51单片机的双口RAMIDT7131的驱动程序-Based on 51 single-chip dual-port driver RAMIDT7131
Platform: |
Size: 4096 |
Author: 胡玉贵 |
Hits:
Description:
Platform: |
Size: 130048 |
Author: sq |
Hits:
Description: 在介绍了双口RAM IDT7132的基础上,给出了双口RAM在LonWorks智能节点中的应用方法-At the introduction of dual-port RAM IDT7132 basis, give the dual-port RAM at LonWorks intelligent node in the application of methods
Platform: |
Size: 146432 |
Author: 钱俊 |
Hits:
Description: 采用两片AT89S51对双口RAM IDT7132测试程序,采用串口助手显示接收内容。-AT89S51 using two dual-port RAM IDT7132 of testing procedures, the use of serial port to receive the contents of aides show.
Platform: |
Size: 8192 |
Author: 王伟 |
Hits:
Description: 针对IDT7132的读写程序,有一定的实用价值。-the read and write program of aimming at IDT7132, it is useful for our life.
Platform: |
Size: 13312 |
Author: wyf |
Hits:
Description:
可靠性的设计应用硬件连线保证握手。
以MCU+IDT7132+PC结构为例子:
IDT7132两侧的BUSY线分别接到MCU的INT0中断上和PC总线的A10脚(IO-CH-RDY)上,作为MCU和计算机同时读写IDT7132
的同一个地址单元时的“忙闲”状态线。当两侧访问不同的地址单元时,BUSY线无效,两侧操作互不影响。当两侧“几乎同时”访问同一个单元时,按IDT7132的总线仲裁逻辑,对两侧的片选信号和地址信号之一到达时间间隔只要大于5ns,就能对先到达的一侧提供读写通道, 保证数据读写的真实性。 同时将另一侧的BUSY线置低, 为MCU或计算机提供中断或等待信号。众所周知,89C51不具备插入等待周期延时操作的能力。当MCU一侧先行操作时,计算机一侧的BUSY线有效,PC总线上的IO-CH-RDY状态线被拉低,命令计算机CPU插入等待周期,延时等待MCU一侧完成读写操作后,再进行读写操作。当计算机一侧占据IDT7132的一个地址单元时, MCU一侧再操作该单元,MCU读写的数据无效。我们采用了判断标志位的方式解决此问题。当对应的BUSY线变低INT0中断有效时,MCU完成该条读写指令后立即进入中断,置标志位,中断返回后,即执行查询标志位的指令同,判断此次操作是否有效。未成功,重复操作,直至读写成功。-
可靠性的设计应用硬件连线保证握手。
以MCU+IDT7132+PC结构为例子:
IDT7132两侧的BUSY线分别接到MCU的INT0中断上和PC总线的A10脚(IO-CH-RDY)上,作为MCU和计算机同时读写IDT7132
的同一个地址单元时的“忙闲”状态线。当两侧访问不同的地址单元时,BUSY线无效,两侧操作互不影响。当两侧“几乎同时”访问同一个单元时,按IDT7132的总线仲裁逻辑,对两侧的片选信号和地址信号之一到达时间间隔只要大于5ns,就能对先到达的一侧提供读写通道, 保证数据读写的真实性。 同时将另一侧的BUSY线置低, 为MCU或计算机提供中断或等待信号。众所周知,89C51不具备插入等待周期延时操作的能力。当MCU一侧先行操作时,计算机一侧的BUSY线有效,PC总线上的IO-CH-RDY状态线被拉低,命令计算机CPU插入等待周期,延时等待MCU一侧完成读写操作后,再进行读写操作。当计算机一侧占据IDT7132的一个地址单元时, MCU一侧再操作该单元,MCU读写的数据无效。我们采用了判断标志位的方式解决此问题。当对应的BUSY线变低INT0中断有效时,MCU完成该条读写指令后立即进入中断,置标志位,中断返回后,即执行查询标志位的指令同,判断此次操作是否有效。未成功,重复操作,直至读写成功。
Platform: |
Size: 97280 |
Author: wang |
Hits:
Description: 采用两片AT89S51对双口RAM IDT7132测试试程序,采用串口助手显示接收内容。,
-Using the two AT89S51 dual-port RAM the IDT7132 test pilot program, the serial assistant receive content. ,
Platform: |
Size: 8192 |
Author: tianmanglian |
Hits: