Introduction - If you have any usage issues, please Google them yourself
本代码采用Altera公司的FPGA为主控芯片,以开发软件QuartusⅡ为工具,采用EDA设计中的自顶向下与层次式设计方法,使用精简的DDS算法完成了输入为14MHz,输出四路频率为70MHz的四相序正弦载波(相位分别为0°、90°、18
Packet : sixiangzaibosheji.rar filelist
sixiangzaibosheji/pll.v
sixiangzaibosheji/sine.v
sixiangzaibosheji/sine_rom.v
sixiangzaibosheji