Welcome![Sign In][Sign Up]
Location:
Search - Altera N

Search list

[Other resourcediv

Description: 分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单元就可以达到对时钟操作的目的。 偶数倍分频:偶数倍分频应该是大家都比较熟悉的分频,通过计数器计数是完全可以实现的。如进行N倍偶数分频,那么可以通过由待分频的时钟触发计数器计数,当计数器从0计数到N/2-1时,输出时钟进行翻转,并给计数器一个复位信号,使得下一个时钟从零开始计数。以此循环下去。这种方法可以实现任意的偶数分频。
Platform: | Size: 1974 | Author: 王子 | Hits:

[VHDL-FPGA-Verilogdiv

Description: 分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单元就可以达到对时钟操作的目的。 偶数倍分频:偶数倍分频应该是大家都比较熟悉的分频,通过计数器计数是完全可以实现的。如进行N倍偶数分频,那么可以通过由待分频的时钟触发计数器计数,当计数器从0计数到N/2-1时,输出时钟进行翻转,并给计数器一个复位信号,使得下一个时钟从零开始计数。以此循环下去。这种方法可以实现任意的偶数分频。
Platform: | Size: 2048 | Author: 王子 | Hits:

[VHDL-FPGA-VerilogFSKmodulationanddemodulation

Description: FSK调制与解调,整个设计基于ALTERA公司的QuartusⅡ开发平台,并用Cyclone系列FPGA实现。所设计的调制解调器具有体积小、功耗低、集成度高、软件可移植性强、扰干扰能力强的特点,符合未来通信技术设计的方向。-FSK modulation and demodulation, the entire design is based on ALTERA' s development platform Quartus Ⅱ, and Cyclone series FPGA implementation. Designed by the modem with a small size, low power consumption, high integration, software portability, and strong interference immunity characteristics consistent with the design of future communication technology direction.
Platform: | Size: 575488 | Author: 张继峰 | Hits:

[VHDL-FPGA-VerilogNCO_IP

Description: 基于VHDL的NCOIP核,是ALTERA公司的 经过调用感觉效果很好-Based on the NCOIP VHDL core, is the ALTERA company feels good effect through the call
Platform: | Size: 245760 | Author: 王强 | Hits:

[Program docPradeep-N

Description: PCIE between altera DSP and FPGA
Platform: | Size: 12288 | Author: pradeep | Hits:

CodeBus www.codebus.net